## DDR 内存

# 1、简介(概述)

DDR\_SDRAM,即双倍速率同步动态随机存储器,人们习惯称为 DDR,是在 SDRAM 内存基础上发展而来的,相比普通 RAM 具有双倍的读取速率。在即时存储/读取数据时,可以使用板子上自带的 DDR 内存(1Gib, DDR2),从而实现数据的快速存储和读取。

板子上的 DDR2 内存使用单一 rank + 16 位宽的数据通路,只需要一位片选信号,使用它时,可以调用 IP 核(MIG\_7series),也使用官方提供的 DDR-to-SRAM 模块,实现存储时 SRAM->DDR 的转化,和读取时 DDR->SRAM 的转化。

# 2、使用方法

### 步骤

#### (一) 使用官方提供的 DDR-to-SRAM 模块:

- ① 导入附件中的 DDR-to-SRAM 模块: Ram2Ddr.vhd
- ② 导入调试好的 MIG 7series IP 核文件: mig 7series 0.xci
- ③ 为导入的 IP 核解压缩
- ④ 创建 200MHz 的时钟信号(使用 clk wiz IP 核,比较简单,不提及)
- ⑤ 搞清楚 RAM 和 DDR 内存接口的含义
- ⑥ 在顶层模块中定义 DDR 内存接口信息: (下左图)
- ⑦ 定义 RAM2DDR 模块中 RAM 接口信息: (下右图)

```
// DDR2 Memory Signals ****************
                                               // RAM Memory Signals ***************
output [12:0] ddr2 addr, // Address
                                                             // RAM high bits
                                               wire mem_ub;
output [2:0] ddr2_ba, // Bank
                                                                   // RAM low bits
                                               wire mem_lb;
output ddr2_ras_n, // Row En
                                                                   // RAM en
                                              wire mem_cen;
                  // Column En
output ddr2_cas_n,
                                                                   // RAM read en
                                               wire mem_oen;
                  // Write En
output ddr2 we n.
                                                                  // RAM write en
                                              wire mem_wen;
                  // Clk En
output ddr2_cke,
                                              wire [2:0] mem_bank; // Bank
                  // Clk Posedge
output ddr2_ck_p,
                                              wire [26:0] mem_a;
                                                                   // Address
                  // Clk Negedge
output ddr2_ck_n,
                                              wire [15:0] mem_dq;
                                                                    // Data wire
output ddr2_cs_n,
                   // Chip Select En
                                              wire [15:0] mem_dq_i; // Data in
output [1:0] ddr2_dm, // High/Low Flag
                                              wire [15:0] mem_dq_o; // Data out
output ddr2_odt, // On-Die Termination
                                               //**************
inout [15:0] ddr2_dq, // Data
inout [1:0] ddr2_dqs_p, // Data Clk Posedge
inout [1:0] ddr2 dqs n // Data Clk Negedge
//***************
```

⑦ 创建 RAM2DDR 实例: (下图)

```
Ram2Ddr Ram(
   .clk_200MHz_i(clk200),
                                     // Clk 200MHz
   .rst_i(rst),
                                     // Reset
   .device_temp_i(chipTemp),
                                     // Temp data
   .ram_ub(mem_ub), .ram_lb(mem_lb),
    .ram_a(mem_a), .ram_dq_i(mem_dq_i),
   .ram_oen(mem_oen), .ram_wen(mem_wen),
   .ram_dq_o(mem_dq_o), .ram_cen(mem_cen),
   . ddr2_odt(ddr2_odt), . ddr2_dq(ddr2_dq),
   .ddr2_addr(ddr2_addr), .ddr2_ba(ddr2_ba),
   .ddr2_cs_n(ddr2_cs_n), .ddr2_dm(ddr2_dm),
   .ddr2_ck_n(ddr2_ck_n), .ddr2_cke(ddr2_cke),
   .ddr2_we_n(ddr2_we_n), .ddr2_ck_p(ddr2_ck_p),
    . ddr2 ras n(ddr2 ras n), . ddr2 cas n(ddr2 cas n),
    .\ ddr2\_dqs\_p(ddr2\_dqs\_p), \ .\ ddr2\_dqs\_n(ddr2\_dqs\_n)
   ):
```

- ⑧ 主要的 RAM 操作接口为:
  - a. mem a -> 1 位标准信号 + 26 位地址信号
  - b. mem\_dq\_i -> 16位写入数据
  - c. mem\_dq\_o -> 16 位读取数据
  - d. mem oen -> 读取使能信号
  - e. mem wen -> 写入使能信号
  - \_\_\_\_\_\_ f. men cen -> RAM 使能信号
- ⑨ 只需要调用 RAM 的几个接口,进行数据输入输出即可。

#### (二) 自己调试 MIG IP 核:

- ① 打开 IP Catalog,搜索 mig
- ② 添加并定制 MIG IP 核: (具体参数如下图)
- ③ 使用该 IP 核,实现 DDR 操作,可以参考案例。







(具体参数参照参考案例,接口过多,不再罗列) (也可以直接导入板子的接口信息,方法见资料④)

## 注意事项

- ① 如果要使用 DDR 内存,切记要仔细阅读资料①
- ② 如果选择自己调试 IP 核,要阅读资料①中参数栏,并阅读资料③
- ③ 正常情况下,调用以下接口足以解决问题,其他接口初始化为0即可:
  - a. mem\_a -> 1 位标准信号(1'b0) + 26 位地址信号
  - b. mem\_dq\_i -> 16位写入数据
  - c. mem\_dq\_o -> 16 位读取数据
  - d. mem\_oen -> 读取使能信号
  - e. mem\_wen -> 写入使能信号
  - f. men\_cen -> RAM 使能信号
  - g. chipTemp\ mem\_ub\ mem\_lb -> 0
- ④ 注意 26位的写入\读取地址,需要即使的更新,避免出现错误。